Intel Foundry Services hat seine neue Prozesstechnologie der 16-nm-Klasse namens Intel 16 vorgestellt, die sich an mobile, HF-, IoT-, Verbraucher-, Speicher-, Militär-, Luft- und Raumfahrt- sowie Regierungsanwendungen richtet. Die neue Technologie ergänzt Intels 22-nm-FFL-Prozess und soll ein kostengünstiger FinFET-basierter Knoten sein.
Laut Pressemitteilungen von Inhaltsangabe, Cadence Digital Und AnsysDer Intel 16 von IFS wurde speziell für eine Vielzahl von Kundenanwendungen entwickelt: HF- und Analogfunktionen (Wi-Fi, Bluetooth), mmWave, Unterhaltungselektronik, Speicher, Militär, Luft- und Raumfahrt sowie Regierungsanwendungen. Die 16-nm-Klasse-Technologie verspricht eine höhere Transistordichte, eine höhere Leistung, einen geringeren Stromverbrauch, weniger Masken und einfachere Back-End-Designregeln im Vergleich zu planaren Produktionsknoten, die heute für diese Anwendungen verwendet werden.
Es gibt Hunderte weit verbreiteter Anwendungen mit langen Lebenszyklen, die auf ausgereiften Prozesstechnologien basieren, insbesondere in Bereichen wie Anwendungsprozessoren, Steuerungen, Analog, Unterhaltungselektronik und Radio. Viele von ihnen verwenden aufgrund der Kosten, der Einfachheit des Designs und der hohen Ausbeute Prozesstechnologien auf der Basis planarer Transistoren. Während Branchenexperten im Allgemeinen enorm leistungsstarke Prozessoren wie den Instinct MI300 von AMD oder den H100 von Nvidia bewundern, gibt es selbst in Branchen wie künstlicher Intelligenz und Hochleistungsrechnen zahlreiche Chips, die erheblich kleiner sind und nur einen Bruchteil der Energie verbrauchen.
In vielen Fällen können diese ausgereiften und aufstrebenden Anwendungen noch von neueren FinFET-basierten Produktionstechnologien profitieren, weshalb TSMC seinen N12e-Knoten anbietet, während IFS jetzt seine Intel 16-Prozesstechnologie einführt.
Alle drei führenden Anbieter von Electronic Design Automation (EDA) und IP – Ansys, KadenzUnd Inhaltsangabe – unterstützen bereits die Intel 16-Prozesstechnologie mit ihren zertifizierten Software-Flows und IP. Cadence hat beispielsweise eine Reihe seiner IP-Blöcke auf Intel 16 portiert, darunter PCIe 5.0; 25G-KR Ethernet-Multiprotokoll-PHY; Multiprotokoll-PHY für Verbraucheranwendungen, das Standards wie PCIe 3.0 und USB 3.2 unterstützt; Multistandard-PHY für LPDDR5/4/4X-Speicher; undMIPI D-PHY v1.2 für Kameras und Displays. Mittlerweile bietet Synopsys seine KI-gestützte Synopsys.ai-Reihe von Tools für eine schnellere Chip-Implementierung an.
Entwickler von Fabless-Chips können damit beginnen, Design-, Verifizierungs- und Simulationstools zur Erstellung ihrer Designs zu nutzen.